尊龙凯时人生就博ups电源种类
尊龙凯时人生就博ups电源种类工业主动化手艺的发扬,体系外用户对电动机,馈线 等装备的维持成效提出=了越来越高的央求。要紧商酌了一种以的模块化打算 的高 功能低 压归纳维 持装备○的开辟,先容了维 持装 备的 ▽体系○架构、硬件道理、软件成效方面。 装备集成了电动机、馈线、电容器等维持成效,可能完成电流、电压、电度等新闻○搜罗○及断途■ 器遥★…★控等成… 效。 依照操纵对象,通过被维持装备 ◁ 的类型遴 选,完成装备维持成效的遴选。
伴跟○着工业用户对 供电牢靠性的央求,数字式 维持测控装备正在工业用户中的操纵也越来越普通。目前市集上○的低压综保装备是▽基于DSP★和单片机的双CPU架构,个中DSP担任逻辑■成效谋略,单片机担任界面显示 及键盘输入。跟着IT手艺的连续前进,这种架构相 对来说功能 较低,液晶界面操作不足畅达,DSP 采样数据管理才具也相对较弱,看待集□成维持测控 一体化成效来说功★能依然没有上风。CPU和DSP之间大大批采用串口通讯体例,众数据总线,传输牢靠性较低,且晦气于 □插▽□件和成效=的扩 展。 所以需 求一种高功□能的采样平台,办理高速数据传输、大容量数据采样、维持算 法 ○和数据采=样▽=同步等题目 。尊龙凯时
针对上述状况,本文提出一种FPGA+DSP…+CPU的架构,个中CPU和DSP之间通过FPGA为桥梁转达数据,担保…了数据传输的安=谧○和牢靠。个中FPGA用于低压综保装备=的模仿量搜罗传输,将搜罗的 ■数据送给DSP举行维持的启动及逻辑运算;CAN总线用于开合量搜罗、直流量搜罗和CPU统制数据通道。
装◁备的全体架构如图1所示,体系采用 了两条高速数据总线和两条CAN总线。高速数据总线用于传输模仿量搜罗等大数据◁量的,采用数据总线的体例,便于插件和体系的扩展,其采用LVDS差分电途,可能有用地共模骚扰信号,抬高装备的抗骚扰才具。CAN总线mA直流信号、PT100温度等数据,用于D○…S P 和C P=…○◁U之间的数据传输, 同时CPU对其他智能插件的统制敕令和报文交互也是通过△CAN总线完成的。CPU担任管理=人机接口 成效,完成装备的界面显示、定值整定、事情查看、事情记实、阻滞录波、对时及收集通讯任职。 悉数体○系打算采用了高速○数 据…总 线和★CA N总 ○ 线的冗余组织,担保了体系的安宁安谧和数据传输的牢靠性。FPGA宏大的数据管理才具,接受了根蒂数据互换和…管理任务,为装备的报文、事情等供应了精准的时标,尊龙凯时同时△消 重了CPU和D SP的任务职业,DSP仅用于结束维持的采样值谋略和逻辑成效管理,担保了成效划分的独立性和维持逻辑管理的及时性;CPU用于人机接口、界面显示、通信和时钟管理等职业,同时用来统制其他扩展★智能插件ups电 ○源品□种,担保了体系的可扩展性ups电源品种。
装备的○△硬件打算低压综保装备集成 了线 途维持成效、电动机维持成效、电容器维持成效;装备需求结束电 流电压的○模仿量信号的○搜罗,用于到场逻 辑运算的开 合量、直流信号及 □温度传感器温度信号的○搜罗,尊龙凯时装备需求 通过开出回途来结束断途器的跳闸成效。 转换成为小电压信号,经背板送给ADC,通过低通滤波回途,滤掉高次谐波的骚扰,再历程AD采样,将模仿量转换为数据量,送给FPGA管理,FP ▽◁G◁A将 从高 ○速数据总线★上得回的采样信号,举行同步管理,然后传输给DSP芯片 ■★举行采样运 算和逻辑 管▽理,结束装备维持逻辑的完成,同时通过FPGA将谋略的结果送给C PU,用于事情记实、录波存储、LCD显示等成效。采样回途需求探○讨□△A C的二次 ■断 △线后,AD芯片采样有直流偏置的 管理,装备采用了下拉电阻的体例来裁减直流偏置电压,避免了装备由于AC二次断线惹起 直流偏置过 大,而形成采样卓殊告警。模仿量搜罗管理流程如图。 、DC24V的搜罗 ,DC220V、DC□110V 和DC24V的搜罗,大凡的○管 理是通过 分压电阻的完成的,这种完成体例需求采用差别的BOM或者运用跳线 帽遴选搜罗回途电阻。差别的BOM需求订货的时。